從容應(yīng)對復(fù)雜的百萬門級的設(shè)計(jì),達(dá)到時(shí)序收斂
設(shè)計(jì)工程師在芯片設(shè)計(jì)過程中一定會遇到設(shè)計(jì)更改。在傳統(tǒng)流程中,一旦RTL,時(shí)序和物理約束付諸實(shí)施,要想再對邏輯層次,預(yù)布局,物理模塊的尺寸和形狀,管腳的位置等等做些修改,必須要付出大量的手工工作。對于65nm及以下工藝的SOC設(shè)計(jì)來說,設(shè)計(jì)者需要一個(gè)自動的預(yù)布局方法,能夠應(yīng)對層次化設(shè)計(jì)中預(yù)布局的各個(gè)方面,減少費(fèi)時(shí)費(fèi)力的手工工作,預(yù)防出現(xiàn)新的錯(cuò)誤---尤其是針對設(shè)計(jì)后期的設(shè)計(jì)更改—從而保證設(shè)計(jì)收斂。
Hydra是一款可自動交互的平面布局規(guī)劃以及層次化