国产精品久久久久影院,成人午夜福利视频,国产精品久久久久高潮,国产精品 欧美 亚洲 制服,国产精品白浆无码流出

將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務!

發(fā)布者:EE小廣播最新更新時間:2024-08-26 來源: EEWORLD關(guān)鍵字:ASIC  IP  移植  FPGA  數(shù)字芯片  芯片設(shè)計 手機看文章 掃描二維碼
隨時隨地手機看文章

數(shù)字芯片設(shè)計驗證經(jīng)驗分享(第三部分):

將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務! 


作者:Philipp Jacobsohn,SmartDV首席應用工程師

Sunil Kumar,SmartDV FPGA設(shè)計總監(jiān)


本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進行結(jié)合,詳細講述了在FPGA上使用IP核來開發(fā)ASIC原型項目時,必須認真考慮的一些問題。文章從介紹使用預先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細分享了利用ASIC IP來在FPGA上開發(fā)原型驗證系統(tǒng)設(shè)計時需要考量的因素。


在上篇文章中,我們分享了第二到第四主題,介紹了使用FPGA進行原型設(shè)計時需要立即想到哪些基本概念、在將專為ASIC技術(shù)而設(shè)計的IP核移植到FPGA架構(gòu)上時通常會遇到的困難,以及為了支持基于FPGA的原型,通常會對ASIC IP核進行的一些更改。本篇文章是SmartDV數(shù)字芯片設(shè)計經(jīng)驗分享系列文章的第三篇,將繼續(xù)分享第五、第六主題,包括確保在FPGA上實現(xiàn)所需的性能和時鐘兩個方面的考量因素。


作為全球領(lǐng)先的驗證解決方案和設(shè)計IP提供商,SmartDV的產(chǎn)品研發(fā)及工程應用團隊具有豐富的設(shè)計和驗證經(jīng)驗。在國產(chǎn)大容量FPGA芯片和IP新品不斷面市,國內(nèi)RISC-V CPU等IP提供商不斷發(fā)展壯大的今天,SmartDV及其中國全資子公司“智權(quán)半導體”愿意與國內(nèi)FPGA芯片開發(fā)商、RISC-V IP和其他IP提供商、集成電路設(shè)計中心(ICC)合作,共同為國內(nèi)數(shù)字芯片設(shè)計公司開發(fā)基于本地FPGA的驗證與設(shè)計平臺等創(chuàng)新技術(shù)與產(chǎn)品。


主題5:我們?nèi)绾未_保在FPGA上實現(xiàn)所需的性能?


當已經(jīng)在ASIC上實現(xiàn)的IP核被移植到FPGA中時,解決性能問題至關(guān)重要。在具有高時鐘頻率的ASIC上運行的電路,在原型上可能必須進行調(diào)整,以達到運行所需的時鐘頻率。甚至可能需要以較低的時鐘頻率或降低復雜性來運行電路。這里以PCIe接口為例,這樣的接口在物理上是用ASIC中的幾個通道(lane)來實現(xiàn)的,但在FPGA中可能必須限制為單個通道。


另一種解決方案是使用被稱為“降速橋(speed bridge)”的電路。這種電路能夠降低以高時鐘速度輸入數(shù)據(jù)流的頻率,然后饋送至FPGA中以較低時鐘速度運行的IP核進行讀取。這時在IP核的輸出端需要另一個電路,因為輸出數(shù)據(jù)流必須重新相應地提高時鐘。否則,輸入和輸出的數(shù)據(jù)將不會與電路設(shè)計的其余部分同步。


這樣的解決方案在技術(shù)上非常復雜,并且通常只在硬件模擬器或?qū)S肁SIC原型設(shè)計平臺中提供。兩者的成本都是極高的,因此遵循前面描述的電路改變路徑通常更有意義:實現(xiàn)適合FPGA的IP核,例如使用單通道PCI接口而不是在ASIC中通常使用的四通道。當然,這意味著IP核制造商在將ASIC的功能移植到FPGA的目標架構(gòu)上時需要付出額外的努力;但結(jié)果是,F(xiàn)PGA的復雜性和資源占用程度都降低了,并且可以期望實現(xiàn)更高的時鐘頻率。


通常還需要使RTL代碼適應FPGA特定的結(jié)構(gòu)。相關(guān)的例子有乘法器、移位寄存器和存儲器。FPGA具有所謂的“硬宏(hard macro)”,可以有效地實現(xiàn)復雜的電路。如果去構(gòu)造一個由邏輯單元和寄存器組合而成的功能等效電路,而不是提供硬連線乘法器,這將導致一種帶有許多“邏輯級別”上的實現(xiàn),并且只能在FPGA上低效地映射。這反過來又導致可實現(xiàn)的時鐘頻率大大降低。ASIC是不會提供這種預先定義結(jié)構(gòu),因此必須調(diào)整RTL代碼以使FPGA邏輯綜合工具有機會去識別將要實現(xiàn)的功能。否則,有關(guān)該函數(shù)標識的信息(例如,乘法器、移位寄存器或存儲器)可能會丟失。


同樣,重要的是要確保主IP輸入和輸出的時鐘是干凈的。這是確保通過使用FPGA上提供的寄存器對物理輸入和輸出進行尋址的唯一方法。如果做不到這一點,它就不太可能滿足時鐘到輸出規(guī)則的時序(tCO約束)要求。使用寄存的輸入和輸出通常是一種良好的設(shè)計實踐,但必須注意要確保引入了良好電路設(shè)計這一要求。


image.png

圖4:對于可靠的器件運行,諸如遵循時鐘域交叉規(guī)則等良好的設(shè)計實踐至關(guān)重要。


良好的設(shè)計實踐是至關(guān)重要的。遵循時鐘域交叉規(guī)則(CDC)可以支持可靠的器件運行,并避免發(fā)生時序違規(guī)。作為IP核的制造商,您有義務根據(jù)電路實現(xiàn)的通用規(guī)則開發(fā)您的產(chǎn)品。在具有一個以上時鐘域的電路中,應特別注意避免亞穩(wěn)態(tài)(metastable state)。從一個時鐘域干干凈凈地過渡到另一個時鐘域至關(guān)重要。為了實現(xiàn)這一點,必須在每種情況下選擇最合適的變量。這可以是上面展示的通過寄存器級的簡單同步,也可以根據(jù)需要通過更復雜的電路實現(xiàn)。一種可靠方法的案例是使用FIFO存儲器。


主題6:在時鐘方面必須加以考量的因素有哪些?


將IP核從ASIC移植到FPGA上時的另一個要點是時鐘分布。這是指IP核中包含的時鐘結(jié)構(gòu),如果電路有多個內(nèi)部使用的時鐘域,并且在IP核中生成所需的時鐘,則該時鐘結(jié)構(gòu)的實現(xiàn)必須兼容FPGA。為了能夠在FPGA上無故障地運行電路,同步時鐘分布是必不可少的。事實上,這是避免過多的時鐘偏移(clock skew)和不可預測的時鐘延遲的唯一方法。這意味著內(nèi)部生成的時鐘既不是波紋時鐘(從FF時鐘分頻器產(chǎn)生的時鐘信號),也不是門控時鐘(從組合邏輯門中派生的時鐘,如多路復用器)。這種結(jié)構(gòu)并不可靠,因為在時鐘分布中會出現(xiàn)不可預測的延遲。


FPGA具有專門的時鐘網(wǎng)絡(luò)來分配時鐘信號,以確保在整個芯粒(die)上沒有明顯的偏移。如果因為使用派生時鐘而不使用這些時鐘網(wǎng)絡(luò),這不僅會導致時序問題,還會導致故障。一方面,不能保證在寄存器邏輯上可以保持已設(shè)置時間,這是因為時鐘信號在分配到所有寄存器中后難以計算的延遲。另一方面,不能保證時鐘信號到達寄存器時鐘輸入端時的速度,會比數(shù)據(jù)信號到達用于電路實現(xiàn)的順序單元的“D輸入”端更快,這反過來又會導致在保持時間方面出現(xiàn)違規(guī)行為。


與ASIC設(shè)計相反,F(xiàn)PGA存在一個根本問題。在ASIC庫中,為所有組件都定義了最短和最長時長。另一方面在FPGA中,時序分析只計算“情況最壞時的時間”——即最大延遲。正因為如此,數(shù)據(jù)信號也可以用比時序分析中的估計值更短的時間分配:因此,數(shù)據(jù)信號可以比時鐘信號更早出現(xiàn)在寄存器中。為了解決這個問題,在可編程邏輯模塊中經(jīng)常使用一種兼容FPGA的時鐘分布。不是使用許多不同的、彼此之間有明確聯(lián)系的時鐘信號,而是使用一個單一的時鐘信號,并從其派生出使能信號(而不是分頻時鐘)。然后使用這些使能信號來實現(xiàn)所需的時鐘域,結(jié)果是時鐘域之間都是物理同步。


IP核內(nèi)時鐘分配的另一種可能性是使用鎖相環(huán)/延遲鎖相環(huán)(PLL/DLL),F(xiàn)PGA都有相應單元供開發(fā)者使用,他們也可被用于時鐘生成。有必要使電路去適應目標架構(gòu),從而確保一個兼容的(同步)時鐘分布。FPGA中的時鐘分配要求與ASIC中的時鐘分配要求不同。為了可靠地運行電路,可能需要更改IP核的RTL代碼。理解這一點是重要的,即使完全相同的功能已經(jīng)在ASIC上成功實現(xiàn),情況亦是如此。此外,還需要提供特別用于FPGA的邏輯綜合和P&R約束。


例如:如果使能信號被用于提供不同的時鐘域,則所有的時鐘控制單元(如FF、存儲器)都要連接到一個主時鐘上。這個時鐘通常具有系統(tǒng)中最高的時鐘頻率。對于運行速度稍微比主時鐘慢的時鐘域來說,必須定義所謂的多周期約束。否則可能導致整個系統(tǒng)無法達到所需的時鐘頻率。在沒有提供適當約束的情況下,時序估計假設(shè)所有時鐘域都必須達到主時鐘定義的系統(tǒng)時鐘頻率。當然,現(xiàn)實中并非如此;一大部分電路根本不需要達到這個頻率,因為它們是通過使能邏輯控制的。反過來,缺少約束將導致時序違規(guī)。因此,在創(chuàng)建打算映射到FPGA中的電路時,就應該特別注意提供合適的邏輯綜合和布局布線(P&R)約束。


即使在IP核具有多個時鐘域的情況下,必須注意確保時鐘比率是被明確地進行定義;在FPGA的啟動階段中,其設(shè)計是確保電路功能在定義的時間點覆蓋所有的時鐘域,并且通過使用一個合適的時鐘生成器和適當?shù)臅r序約束來避免時鐘之間的偏移。


image.png

圖5:PLL/DLL可用于在多時鐘設(shè)計中創(chuàng)建一個已定義的啟動序列。(圖片來源:SmartDV)


PLL/DLL的用途并不局限于調(diào)偏、頻率合成和時鐘操作。另一個應用是以這種方式去設(shè)計FPGA的啟動序列,電路功能在所有時鐘域的規(guī)定時間內(nèi)都能得到保證。PLL上電后自動鎖定;無需額外重置。只有當時鐘穩(wěn)定時,復位才會解除。這在具有多個時鐘域的電路中是必不可少的。


當然,這種預防措施只有在時鐘彼此同步的情況下才有必要。在這種情況下,就需要通過相應的邏輯綜合約束來定義相關(guān)時鐘域的確切比例。這不僅需要提供帶有相應設(shè)置腳本的RTL代碼,還需要提供將IP核集成到電路中的所有必要的時鐘約束和時序特例,如多周期路徑和假路徑約束。


需要注意的是,如果一個電路包含多個時鐘,不僅要特別注意時鐘結(jié)構(gòu),還要特別注意復位分布。如果沒有特別注意到同步復位域,就不會以違反時序要求而終止運行,但可能導致電路故障。


image.png

圖6:如果一個電路包含多個時鐘,必須同時特別注意到時鐘和復位分配。


為了無故障地使用IP核,時鐘域的同步是必不可少的。在分配復位信號時,需要對復位域交叉采取適當?shù)念A防措施。


接下來:


本系列文章的目標是全面分享經(jīng)驗,幫助讀者利用ASIC IP來實現(xiàn)完美的FPGA驗證原型,在前兩篇文章中講述了了解ASIC IP與FPGA驗證原型的區(qū)別并提前做相應規(guī)劃和調(diào)整之后,本篇文章介紹了我們?nèi)绾未_保在FPGA上實現(xiàn)所需的性能,以及在時鐘方面必須加以考量的因素。接下來將介紹剩下的兩大主題:如果目標技術(shù)是FPGA而不是ASIC,那么需要如何測試IP核的功能?設(shè)計團隊還應該牢記什么?歡迎關(guān)注SmartDV全資子公司“智權(quán)半導體”微信公眾號繼續(xù)閱讀。


最后,SmartDV在利用8個主題進行相關(guān)介紹和分析之后,還將提供實際案例:用基于FPGA的方法來驗證USB 3.2 Gen2x1 Device IP,包括:

USB 3.2 Gen2x1 Device IP:實現(xiàn)、驗證和物理驗證

USB 3.2 Gen2x1 Device IP的實現(xiàn)挑戰(zhàn)

歡迎關(guān)注SmartDV全資子公司微信公眾號:


關(guān)于作者:Philipp Jacobsohn


Philipp Jacobsohn是SmartDV的首席應用工程師,他為北美、歐洲和日本地區(qū)的客戶提供設(shè)計IP和驗證IP方面的支持。除了使SmartDV的客戶實現(xiàn)芯片設(shè)計成功這項工作,Philipp還是一個狂熱的技術(shù)作家,樂于分享他在半導體行業(yè)積累的豐富知識。在2023年加入SmartDV團隊之前,Philipp在J. Haugg、Synopsys、Synplicity、Epson Europe Electronics、Lattice Semiconductors、EBV Elektronik和SEI-Elbatex等擔任過多個管理和現(xiàn)場應用職位。Philipp在瑞士工作。


關(guān)于作者:Sunil Kumar


Sunil Kumar是SmartDV的FPGA設(shè)計總監(jiān)。作為一名經(jīng)驗豐富的超大規(guī)模集成電路(VLSI)設(shè)計專業(yè)人士,Sunil在基于FPGA的ASIC原型設(shè)計(包括FPGA設(shè)計、邏輯綜合、靜態(tài)時序分析和時序收斂)和高速電路板設(shè)計(包括PCB布局和布線、信號完整性分析、電路板啟動和測試)等方面擁有豐富的專業(yè)知識。在2022年加入SmartDV團隊之前,Sunil在L&T Technology Services Limited擔任過項目經(jīng)理和項目負責人職位。Sunil在印度工作。


關(guān)于智權(quán)半導體


智權(quán)半導體科技(廈門)有限公司是SmartDV Technologies?在華設(shè)立的全資子公司,其目標是利用SmartDV全球領(lǐng)先的硅知識產(chǎn)權(quán)(IP)技術(shù)和產(chǎn)品,以及在地化的支持服務來賦能中國集成電路行業(yè)和電子信息產(chǎn)業(yè)。目前,SmartDV在全球已有300家客戶,其中包括十大半導體公司中的七家和四大消費電子公司。


SmartDV于2007年由經(jīng)驗豐富的ASIC設(shè)計專業(yè)人員迪帕克·庫馬爾·塔拉、杜爾加·拉克什米·塔拉和卡維塔·塔拉·哈里多斯在印度創(chuàng)辦。自成立以來,SmartDV一直專注于IP領(lǐng)域并不斷推出廣受市場歡迎的IP產(chǎn)品,這得益于我們在集成電路IP領(lǐng)域內(nèi)發(fā)展出來的獨具創(chuàng)新的技術(shù)與方法。


通過將專有的SmartCompiler?技術(shù)與數(shù)百位專家工程師的知識相結(jié)合,SmartDV可以快速、經(jīng)濟、可靠地定制IP,以實現(xiàn)您獨特的設(shè)計目標。因此,無論您是為下一代SoC、ASIC或FPGA尋找基于標準的設(shè)計IP,還是尋求驗證解決方案(VIP)來測試您的芯片設(shè)計,您都會發(fā)現(xiàn)SmartDV的IP非常容易集成,并在性能上可力助您的芯片設(shè)計實現(xiàn)差異化。


關(guān)鍵字:ASIC  IP  移植  FPGA  數(shù)字芯片  芯片設(shè)計 引用地址:將ASIC IP核移植到FPGA上——如何確保性能與時序以完成充滿挑戰(zhàn)的任務!

上一篇:為您的系統(tǒng)打造量子防御:深探NIST的后量子加密標準
下一篇:FPGA讓嵌入式設(shè)備安全成為現(xiàn)實

推薦閱讀最新更新時間:2025-06-25 10:05

ASIC和SoC選擇最優(yōu)嵌入式存儲器IP
在傳統(tǒng)的大規(guī)模ASIC和SoC設(shè)計中,芯片的物理空間大致可分為以下三部分: 1.用于新的定制邏輯 2.用于可復用邏輯(第三方IP或傳統(tǒng)的內(nèi)部IP) 3.用于嵌入式存儲 如圖1所示,當各廠商為芯片產(chǎn)品的市場差異化(用于802.11n的無線DSP+RF、藍牙和其他新興無線標準)而繼續(xù)開發(fā)各自獨有的自定義模塊,第三方IP(USB核、以太網(wǎng)核以及CPU/微控制器核)占用的芯片空間幾乎一成未變時,嵌入式存儲器所占比例卻顯著上升。 ? ? 圖1:當前的ASIC和SoC設(shè)計中,嵌入式存儲器在總可用芯片空間中所占比例逐漸升高 Semico Research 2013年發(fā)布的數(shù)據(jù)顯示,大多數(shù)SoC和ASIC設(shè)計中,各式嵌入式存儲器占用的芯片空間已
[電源管理]
為<font color='red'>ASIC</font>和SoC選擇最優(yōu)嵌入式存儲器<font color='red'>IP</font>
基于DSP+FPGA+ASIC的實時圖像處理系統(tǒng)
   1.引言   隨著紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統(tǒng)實現(xiàn)了高幀頻、高分辨率、高可靠性及微型化,在目標跟蹤、智能交通監(jiān)控中得到了越來越多的應用,并向更加廣泛的軍事及民用領(lǐng)域擴展。實時紅外圖像處理系統(tǒng)一般會包括非均勻校正、圖像增強、圖像分割、區(qū)域特征提取、目標檢測及跟蹤等不同層次的實時圖像處理算法,由于圖像處理的數(shù)據(jù)量大,數(shù)據(jù)處理相關(guān)性高,因此實時紅外圖像處理系統(tǒng)必須具有強大的運算能力。目前有些紅外圖像處理系統(tǒng)使用FPGA實現(xiàn)可重構(gòu)計算系統(tǒng) ,運算速度快,但對于復雜算法的實現(xiàn)難度比較高,且靈活性差。大多數(shù)紅外圖像處理系統(tǒng)則采用DSP+FPGA的硬件架構(gòu) ,其中DSP負責實現(xiàn)圖像處理算法,F(xiàn)PGA負責實現(xiàn)各種接口電路,但
[嵌入式]
FPGAASIC設(shè)計者的一道普通難題?
過去 10 年來,F(xiàn)PGA 供應商在克服 FPGA 缺點方面取得了很大的進步,并從 ASIC 市場贏得了份額。在 90 年代末,F(xiàn)PGA 供應商增加了器件的容量,以抗衡中等規(guī)模 ASIC。然后在大約 2001 年,F(xiàn)PGA 供應商改進了器件的性能,與中等規(guī)模的 ASIC 競爭。盡管 FPGA 的功耗仍然遠遠高于密度與性能相當?shù)?ASIC,但去年,F(xiàn)PGA 供應商邁出了一大步,穩(wěn)定了 FPGA 的功耗(參考文獻 1)。 在實現(xiàn)器件屬性的同時,F(xiàn)PGA 價格也在下降。Actel、Altera、Lattice、Quicklogic 和 Xilinx 都提供范圍廣泛的器件,從每只幾分錢的 CPLD(復雜可編程邏輯器件)到加密的非易失性
[嵌入式]
消息稱 Arm 計劃取消對高通的芯片設(shè)計許可,或擾亂智能手機 / PC 市場
10 月 23 日消息,據(jù)彭博社今日報道,Arm 擬取消允許長期合作伙伴高通使用 Arm 知識產(chǎn)權(quán)設(shè)計芯片的許可。 彭博社獲得的文件顯示,Arm 提前 60 天通知高通要取消架構(gòu)許可協(xié)議。這項許可允許高通基于 Arm 擁有的標準設(shè)計自己的芯片。這場糾紛可能擾亂(roil)智能手機和 PC 市場,并對這兩家半導體行業(yè)巨頭的財務和運營造成沖擊。 高通每年銷售數(shù)億顆處理器,廣泛應用于多數(shù) Android 智能手機。如果取消協(xié)議生效,高通可能會被迫停止銷售為其貢獻約 390 億美元(當前約 2780.5 億元人民幣)收入的大部分產(chǎn)品,或面臨巨額損害賠償。 該行動進一步加劇了雙方自 2022 年以來的法律爭斗。當時,Arm 起訴高通(其最大
[手機便攜]
警告:半導體產(chǎn)業(yè)鏈調(diào)整釋放信號,GPU、ASIC挖礦開始降溫
集微網(wǎng)消息,虛擬貨幣過去一年來價格飆漲,帶動挖礦需求大增,半導體供應鏈業(yè)績火紅。然近日顯卡廠商示警指出,除虛擬貨幣跌幅驚人,挖礦報酬率下降意外,由臺積電、比特大陸及NVIDIA等3大廠最新業(yè)務展望及策略布局可觀察,挖礦潮正逐步降溫中。失速的GPU挖礦列車首當其沖,ASIC礦機訂單爆發(fā)動能亦會逐季回穩(wěn),GPU挖礦供應鏈下半年業(yè)績將明顯低于2017年同期高峰。 ? 比特幣于2017年初起一路飆漲,12月初攀升近2萬美元,帶動全球挖礦潮持續(xù)增溫,不論是以計算比特幣為主的ASIC礦機,或是以萊特幣、以太幣等為主的GPU礦機,均呈現(xiàn)出供不應求的火爆,帶動全球相關(guān)供應鏈爭相搶進。其中,GPU礦機供應鏈在NVIDIA、超微(AMD)領(lǐng)軍下,不僅
[手機便攜]
ASIC AI,巨頭才玩得起的游戲?未必
人工智能芯片主要包括GPU、FPGA、ASIC以及類腦芯片。在人工智能時代,它們各自發(fā)揮優(yōu)勢,呈現(xiàn)出百花齊放的狀態(tài)。現(xiàn)在,人工智能已經(jīng)不再局限于機器學習上,而且更多可以以更快的速度運行AI系統(tǒng)的新型架構(gòu)正在被開發(fā)出來。英偉達、高通、英特爾、IBM、谷歌、Facebook和其它公司正在加速涌入這個領(lǐng)域。 實際上,這些器件并不是真正的芯片,而是一種系統(tǒng)級封裝。它們通常包含一顆或者兩顆具有大規(guī)模處理能力的基于最新半導體制造工藝(16nm及以下)的ASIC,和大容量的超高帶寬內(nèi)存(比如HBM2堆棧),所有這些芯片都通過先進封裝技術(shù)集成在一起。 人工智能相關(guān)ASIC近來漸獲市場注意,多家廠商如NVIDIA、英特爾、Google及部分新創(chuàng)企業(yè)
[手機便攜]
eFPGA市場攀升,Achronix再添動力帶來ASIC級性能和ACE支持
電子網(wǎng)消息,F(xiàn)PGA經(jīng)過多年的發(fā)展后,技術(shù)和產(chǎn)品的發(fā)展模式逐漸由分布式轉(zhuǎn)向集中,尤其在人工智能、無人駕駛系統(tǒng)、云計算和5G通信等應用加速興起后,對大數(shù)據(jù)計算速度提出越來越高的要求。盡管英特爾(收購Altera)、賽靈思以及新進者都在持續(xù)加碼看好FPGA的未來,不過,被稱為游戲的改變者——嵌入式FPGA(eFPGA)市場應用也在逐步擴大。 ? “我們eFPGA產(chǎn)品已經(jīng)占到25%的市場營收,越多越多的客戶需求從FPGA轉(zhuǎn)向eFPGA?!?Achronix半導體市場營銷副總裁Steve Mensor向記者表示,2017年Achronix eFPGA繼續(xù)保持強勁的市場表現(xiàn)和營收增長,今年營收預計將超過1億美元。 Achronix是美國
[半導體設(shè)計/制造]
意法半導體推出新一代車用數(shù)字音頻功率放大器芯片
繼2012年推出全球首款汽車數(shù)字音頻功率放大器后,又發(fā)布性能更強大的第二代產(chǎn)品,新器件簡化了系統(tǒng)設(shè)計、降低汽車音響廠商的制造成本,同時為駕乘人員帶來更清晰的音質(zhì)體驗 意法半導體擴大其在汽車數(shù)字音頻技術(shù)領(lǐng)域的領(lǐng)先優(yōu)勢,推出第二代車用數(shù)字音頻功率放大器芯片,不僅可幫助汽車音響系統(tǒng)廠商簡化功放設(shè)計,更為駕乘人員帶來更出色的聽覺體驗,且音質(zhì)不受車廂空間大小的影響。 意法半導體的FDA801和FDA801B第二代四通道D類 功率放大器芯片配備數(shù)字輸入功能,可把數(shù)字音頻源直接轉(zhuǎn)換成高品質(zhì)的音頻信號,并使音樂環(huán)繞整個車廂。數(shù)字輸入音頻信號不受GSM噪聲干擾,還可提高音質(zhì)、節(jié)省器件成本、簡化系統(tǒng)設(shè)計。意法半導體于2012年
[物聯(lián)網(wǎng)]
小廣播
最新嵌入式文章

 
EEWorld訂閱號

 
EEWorld服務號

 
汽車開發(fā)圈

 
機器人開發(fā)圈

電子工程世界版權(quán)所有 京ICP證060456號 京ICP備10001474號-1 電信業(yè)務審批[2006]字第258號函 京公網(wǎng)安備 11010802033920號 Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved