賽靈思Zynq-7000 All Programmable S...
——2012年11月2日,中國北京 —All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )近日在2012 年ARM技術(shù)大會(ARM TechCon? 2012)上...>> 詳細
-
采用賽靈思Kintex-7開發(fā)板和NXP ADC1443D200的FMC演示視頻2012-02-13
采用賽靈思Kintex-7開發(fā)板和恩智浦(NXP) ADC1443D200的FMC演示視頻 >> 詳細
-
采用賽靈思設(shè)計平臺的ADI FMC模塊視頻演示2012-02-13
ADI日前發(fā)布了兩款適用于賽靈思7系列FPGA的數(shù)模轉(zhuǎn)換FMC子卡。子卡包含了所有HDL代碼以及驅(qū)動程序。 AD9739A子卡包含14位D/A轉(zhuǎn)換芯片AD9739A,射頻端口最高支持1GHz,功耗最大僅為1.1W,可用于有線電視及寬帶設(shè)計...>> 詳細
-
賽靈思獨特的靈活混合信號在KC705評估板上的演示2012-02-12
靈活混合信號 (AMS) 評估卡支持兩種模擬信號源提供方法。在本演示中,AMS 評估卡連接至 Kintex-7 FPGA KC705 基礎(chǔ)板,通過 4 個獨立的 BNC 接插件提供信號,而 BNC 接插件則連接至傳統(tǒng)的模擬功能生...>> 詳細
-
賽靈思Kintex-7 FPGA DDR3接口性能演示2012-02-12
本演示展現(xiàn)了 Kintex-7 FPGA 連接 DDR3 存儲器的接口功能。從演示中可以看出將高性能1600 Mbps DDR3 設(shè)計移植到硬件平臺上是多么簡單。有關(guān)示例目前已經(jīng)發(fā)布。這些功能使用戶能夠快速啟動 FPGA 設(shè)計中...>> 詳細
-
賽靈思KC705評估套件功耗優(yōu)勢演示2012-02-12
賽靈思通過各種措施減少動態(tài)、靜態(tài)以及I/O接口的功耗,同時從設(shè)計流程上對ISE設(shè)計套件進行優(yōu)化,從而實現(xiàn)了在28nm工藝節(jié)點前所未有的功耗降低。 靈活混合信號 (AMS) 評估卡支持兩種模擬信號源提供方法。在本演...>> 詳細
-
Kintex-7 FPGA DSP套件高速模擬演示2012-02-12
Kintex-7 FPGA DSP套件是賽靈思與安富利共同開發(fā)的搭配高速模擬信號處理針對DSP領(lǐng)域的目標設(shè)計平臺,專可應(yīng)用于高性能信號處理應(yīng)用的開發(fā)。 帶高速模擬的 Kintex-7 FPGA DSP 套件由賽靈思和 安富利電子元...>> 詳細
-
賽靈思Kintex-7 DSP開發(fā)套件演示視頻2012-02-12
賽靈思Kintex-7 DSP開發(fā)套件演示視頻 >> 詳細
-
采用賽靈思Kintex-7評估套件實現(xiàn)觸摸屏界面2012-02-12
作為賽靈思7系列目標設(shè)計平臺發(fā)布的一部分,集成于所有28nm器件中的靈活混合信號(AMS)技術(shù)為設(shè)計人員和客戶提供了一個靈活的、通用的模擬接口。 作為 7 系列目標設(shè)計平臺發(fā)布的一部分,賽靈思將重點展示靈活...>> 詳細
-
使用賽靈思FPGA實現(xiàn)位與周期準確的浮點DSP算法2011-11-08
現(xiàn)有FPGA和系統(tǒng)級要求導(dǎo)致對浮點運算的需求變得越來越普遍。此視頻演示了System Generator for DSP是如何為用戶提供一個功能強大的設(shè)計流程來實現(xiàn)位與周期準確的,單/雙/定制精度浮點運算的。>> 詳細
-
68億個晶體管,200萬邏輯單元FPGA性能展示2011-10-31
賽靈思現(xiàn)已向客戶推出全球最大容量的 FPGA:Virtex?-7 2000T。這款包含 68 億晶體管的FPGA具有 1,954,560 個邏輯單元,容量相當于僅次于它的 28 nm FPGA 的兩倍。這是賽靈思采用臺積電 (TSMC) 28 ...>> 詳細
-
安富利Spartan-6 LX9 Microboard開發(fā)教程2011-08-03
低價位的Spartan-6 LX9 MicroBoard對于那些專注于Microblaze嵌入式應(yīng)用和Spartan-6器件的工程師來說是一個很好的解決方案。這個套件提供了幾個預(yù)建好的Microblaze嵌入式系統(tǒng),客戶可以像使用其他標準微處理器一樣開始軟件開發(fā)工作。>> 詳細
-
賽靈思演示AXI總線傳輸視頻應(yīng)用2011-07-07
本視頻為賽靈思亞太區(qū)新業(yè)務(wù)拓展經(jīng)理黃文杰介紹賽靈思FPGA與AXI總線配合傳輸視頻應(yīng)用,賽靈思ZYNQ-7000 FPGA系列嵌入了ARM Cortex-A9內(nèi)核,未來工程師可以將視頻處理應(yīng)用快速移植到該ZYNQ-7000 FPGA上。>> 詳細
-
利用 Virtex-6 和 Spartan-6 FPGA 創(chuàng)建功率優(yōu)化的設(shè)計2011-06-28
http://seminar2.techonline.com/registration/wcIndex.cgi?sessionID=xilinx_mar2409>> 詳細
-
Virtex-6 和 Spartan-6 的低功耗解決方案2011-06-28
http://eetimes.com/electrical-engineers/education-training/webinars/4204831/Low-Power-Solutions-for-Your-Virtex-6-and-Spartan-6-FPGA-Designs?cid=8-9webcal_xilinx81710>> 詳細
-
如何使用 XPE 和 XPA 估算功耗2011-06-28
-
使用PXI平臺和NI FlexRIO進行超聲波成像2011-06-17
醫(yī)療成像系統(tǒng)面臨挑戰(zhàn),測試系統(tǒng)的部署至關(guān)重要,如何加快系統(tǒng)實時部署,智能采集硬件,同時還要兼顧成本的考量?請參看本范例帶來的采用現(xiàn)場可編程邏輯陣列實現(xiàn)的方案演示。PPT文稿下載請訪問:http://www.eewor...>> 詳細
-
PlanAhead設(shè)計教程:總結(jié)2011-06-07
PlanAhead是一個強大的從前端到后端的FPGA設(shè)計環(huán)境,可以提供從RTL到比特流設(shè)計完整設(shè)計環(huán)境。同時,PlanAhead還是一個強大的設(shè)計分析工具,可以幫助客戶快速定位設(shè)計中的問題。另外,PlanAhead提供了一個簡單易...>> 詳細
-
PlanAhead視頻教程:設(shè)計保存2011-06-07
PlanAhead 軟件提供的特性可以幫助用戶降低引腳分配的復(fù)雜度,利用一個能將 I/O 端口以全自動或半自動方式分配給物理封裝引腳的環(huán)境。這是介紹PlanAhead 軟件使用的第7部分視頻,介紹了使用PlanAhead進行設(shè)計...>> 詳細
-
PlanAhead視頻教程:結(jié)果分析與底層規(guī)劃2011-06-07
PlanAhead 軟件提供的特性可以幫助用戶降低引腳分配的復(fù)雜度,利用一個能將 I/O 端口以全自動或半自動方式分配給物理封裝引腳的環(huán)境。這是介紹PlanAhead 軟件使用的第7部分視頻,介紹了使用PlanAhead進行結(jié)果...>> 詳細
-
PlanAhead視頻教程:簡化的IO管腳規(guī)劃2011-06-07
PlanAhead 軟件提供的特性可以幫助用戶降低引腳分配的復(fù)雜度,利用一個能將 I/O 端口以全自動或半自動方式分配給物理封裝引腳的環(huán)境。 >> 詳細
-
PlanAhead視頻教程:網(wǎng)表分析與內(nèi)核插入2011-06-07
PlanAhead 擁有廣泛的功能,能夠幫助設(shè)計人員成功實現(xiàn)設(shè)計收斂。其中包括具有綜合交叉探測功能的 GUI,能夠幫助您進行設(shè)計分析、跟蹤時序沖突以及 DRC 等問題,然后再將問題追根溯源到原理圖、網(wǎng)表以及約束條...>> 詳細
-
PlanAhead視頻教程:RTL與IP的設(shè)計入門2011-06-07
PlanAhead 軟件可為創(chuàng)建和驗證 Verilog 或 VHDL 中的 RTL 設(shè)計提供綜合而完整的平臺,如能夠貫穿內(nèi)核生成器 (CORE Generator) 集成的整個過程使用 Xilinx IP 目錄。PlanAhead 包含 RTL 技術(shù)視圖...>> 詳細
-
PlanAhead視頻教程:綜合與實現(xiàn)管理2011-06-07
PlanAhead 軟件包括一套有助于 HDL 實驗的開發(fā)工具、工具選項以及布局規(guī)劃流程,能夠成功實現(xiàn)設(shè)計收斂。通過管理多個進程,PlanAhead 使您能夠根據(jù)用戶指定的策略或出廠默認的預(yù)定義策略執(zhí)行多個進程。在 Li...>> 詳細
-
PlanAhead視頻教程:創(chuàng)建工程和源文件管理2011-06-07
PlanAhead 軟件提供的特性可以幫助用戶降低引腳分配的復(fù)雜度,利用一個能將 I/O 端口以全自動或半自動方式分配給物理封裝引腳的環(huán)境。這是介紹PlanAhead 軟件使用的第7部分視頻,介紹了使用PlanAhead進行創(chuàng)建...>> 詳細
-
PlanAhead視頻教程:設(shè)計分析工具簡介2011-06-07
PlanAhead 提供了一個 RTL 到比特流設(shè)計流程,具有新的改進用戶界面和項目管理功能。借助于 PlanAhead 軟件,您可以通過查看實現(xiàn)和時序結(jié)果輕松地分析關(guān)鍵邏輯,并且利用布局規(guī)劃、約束修改和多種實現(xiàn)工具選...>> 詳細
-
ARM Xilinx高管聯(lián)合介紹可擴展式處理平臺產(chǎn)品Zynq2011-05-24
可擴展式處理平臺產(chǎn)品介紹視頻 >> 詳細
-
全球第一款28nm產(chǎn)品 10Gbps 眼圖演示2011-04-26
Kintex-7 器件將同賽靈思 ISE? 13 設(shè)計套件、AMBA? 4 高級可擴展接口 (AXI?)總線協(xié)議兼容 IP 和目標參考設(shè)計一并提供,所有這些目標設(shè)計平臺的組件都將在此次演示的全新 Kintex-7 FPGA KC7...>> 詳細
-
構(gòu)建符合光學標準的串行連接2011-04-26
為了滿足日益增長的帶寬需求,通信設(shè)備廠商正在構(gòu)建40G、100G的系統(tǒng),并希望在盡可能少地改變現(xiàn)有基礎(chǔ)設(shè)施的情況下推出新一代400G系統(tǒng)。他們希望更多與光學模塊相連的可編程平臺和半導(dǎo)體芯片在功能與性能方...>> 詳細
-
如何使用即插即用IP提升FPGA設(shè)計生產(chǎn)力2011-04-26
今天,F(xiàn)PGA正以前所未有的趨勢逐漸成為開發(fā)高級片上系統(tǒng)產(chǎn)品的首選平臺。工程師正在采用具備高速串行收發(fā)器、高性能時鐘和信號處理功能的大容量FPGA集成眾多功能,以實現(xiàn)前所未有的高集成度。隨著這種集成工...>> 詳細
-
如何利用FPGA的性能優(yōu)勢實現(xiàn)DSP和視頻應(yīng)用2011-04-26
憑借芯片本身的并行性和專為嵌入式DSP而優(yōu)化的模塊, FPGA可以針對信號處理應(yīng)用提供特有的性能優(yōu)勢。增強型開發(fā)平臺提高了生產(chǎn)率和靈活性,讓新用戶和經(jīng)驗豐富的用戶都能夠應(yīng)用到這些FPGA DSP的優(yōu)勢。此次...>> 詳細