国产精品久久久久影院,成人午夜福利视频,国产精品久久久久高潮,国产精品 欧美 亚洲 制服,国产精品白浆无码流出

加入交流群  

掃一掃,添加管理員微信
備注:參考設計,即可被拉入群
和也在搞設計小伙伴們碰一碰

收藏 

評論 

JFET 發(fā)布

AD9510/PCBZ,用于評估 AD9510 時鐘發(fā)生器和合成器的評估板

使用 Analog Devices 的 AD9510BCPZ 的參考設計

 
設計簡介
AD9510/PCBZ,AD9510 的評估板是一款高度復雜的高性能時鐘分配部件,具有眾多用戶可編程功能。 AD9510 提供多輸出時鐘分配功能以及片上鎖相環(huán) (PLL) 內(nèi)核。該設計強調(diào)低抖動和相位噪聲,以最大限度地提高數(shù)據(jù)轉(zhuǎn)換器的性能。其他具有嚴格相位噪聲和抖動要求的應用也可以從該部件中受益。 PLL部分由可編程參考分頻器、低噪聲鑒頻鑒相器、精密電荷泵和可編程反饋分頻器組成

說明

  • AD9510/PCBZ, Evaluation Board for the AD9510 is a highly sophisticated, performance clock distribution part with numerous user programmable functions. The AD9510 provides a multi-output clock distribution function along with an on-chip phase-locked loop (PLL) core. The design emphasizes low jitter and phase noise to maximize data converter performance. Other applications with demanding phase noise and jitter requirements also benefit from this part. The PLL section consists of a programmable reference divider, a low noise phase frequency detector, a precision charge pump and a programmable feedback divider

主要特色

  • Output Frequency
    245.76 MHz
參考設計圖片
×

!注意:請使用瀏覽器自帶下載,迅雷等下載軟件可能無法下載到有效資源。

 
群聊設計,與管理員及時溝通

歡迎加入EEWorld參考設計群,也許能碰到搞同一個設計的小伙伴,群聊設計經(jīng)驗和難點。 入群方式:微信搜索“helloeeworld”或者掃描二維碼,備注:參考設計,即可被拉入群。 另外,如您在下載此設計遇到問題,也可以微信添加“helloeeworld”及時溝通。

 
網(wǎng)友評論
查找數(shù)據(jù)手冊?

EEWorld Datasheet 技術(shù)支持

論壇推薦 更多
更新時間2025-07-06 06:55:45

 
EEWorld訂閱號

 
EEWorld服務號

 
汽車開發(fā)圈

 
機器人開發(fā)圈

About Us 關于我們 客戶服務 聯(lián)系方式 器件索引 網(wǎng)站地圖 最新更新 手機版 版權(quán)聲明

EEWORLD參考設計中心

站點相關: TI培訓 德州儀器(TI)官方視頻課程培訓

北京市海淀區(qū)中關村大街18號B座15層1530室 電話:(010)82350740 郵編:100190

電子工程世界版權(quán)所有 京B2-20211791 京ICP備10001474號-1 電信業(yè)務審批[2006]字第258號函 京公網(wǎng)安備 11010802033920號 Copyright ? 2005-2025 EEWORLD.com.cn, Inc. All rights reserved